Tugas Pendahuluan 1 (Modul 4)




1. Kondisi
[Kembali]

Percobaan 1 Kondisi 4
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D Flip Flop

2. Alat dan Bahan [Kembali]
  • SW-SPDT
  • D-Flip Flop (IC)
  • Gerbang Logika AND
  • Digital Clock
  • Logic Probe Big
  • VCC
  • Ground

3. Gambar Rangkaian Simulasi [Kembali]

4. Video Simulasi [Kembali]

5. Prinsip Kerja Rangkaian [Kembali]
Rangkaian percobaan ini merupakan rangkaian Shift Register SISO (Serial In Serial Out). Maksud dari SISO adalah, input diberikan oleh 1 sumber dan output juga 1. D-flip-flop dirangkai secara seri untuk menghasilkan register geser yang menyimpan memori data sementara.
 
Input diberikan oleh 1 switch yaitu SW6, clock diatur oleh SW5 yang juga terhubung ke gerbang logika AND. SW3 terhubung ke set dan SW7 terhubung ke pin reset.